„Field programmable gate array“
Suchergebnisse
957 Treffer
-
Implementierung eines Steganographie- und Kryptographie-Verfahrens auf einem FPGA mit Betriebssystemanbindung
-
FPGA basiertes HW/SW Codesign eines Frameworks für TSN Switches – FPGA based HW/SW Codesign of a Framework for TSN Switches
-
Erprobung und Evaluierung von Methoden zur partiellen und dynamischen Rekonfiguration eines SoC-FPGAs
-
Entwicklung eines integrierbaren schnellen AD-Umsetzers als Teil einer flexiblen Systemplattform zur Auswertung von mikromechanischenSensorsignalen – Development of an integrable fast AD-converter as part of a flexible system platformfor evaluation of micro-mechanical sensor signals
-
Entwicklung eines Echtzeitsimulators des Hochfrequenzsystems für XFEL zur Untersuchung der Stabilität der digitalen Feldregelung – Development of a real-time simulator of the radio frequency system for the XFEL toinvestigate the stability of the digital field-controller
-
VHDL-Implementierung der zweidimensionalen Fourier-Transformation und Ortsfrequenz-Filterung für magnetische Sensor-Arrays – = VHDL Implementation of the Two-Dimensional Fourier Transform and Spatial Frequency Filtering for Magnetic Sensor Arrays
-
FPGA-Implementierung eines Blind-Source-Separation-Algorithmus mittels Stochastic Computing – FPGA Implementation of a Blind Source Separation Algorithm Using Stochastic Computing
-
FPGA-basierte MPSoC-Plattform zur Integration eines Antikollisionssystems in die Fahrspurführung eines autonomen Fahrzeugs
-
Laserscanner-basierte Objekterkennung für ein Fahrspurführungssystem auf einer Multiprozessor FPGA-Plattform
-
Automatische VHDL-Codegenerierung für Beschleunigermodule einer SoC-Plattform am Beispiel der CCD-basierten Fahrspurerkennung
-
Konzeption, Implementierung und Test eines Demonstrators auf FPGA-Basis zur Datenübertragung mit Millimeterwellen-Frontends
-
Architektur zur Unterstützung von Redundanzkonzepten auf FPGAs mi els Laufzeitrekonfiguration
-
Hardware/Software-Codesign für ein SoC-basiertes Spurführungssystem
-
Hardware Virtualization on a Coarse-Grained Reconfigurable Processor
-
Distributed Embedded Systems – Validation Strategies
-
Remote and on-site laboratory system for low-power digital circuit design
-
Digital Signal Processing of Nonuniform Sampled Signals – Contributions to Algorithms & Hardware Architectures
-
Modellbasierte Effizienzanalyse grobgranularer rekonfigurierbarer Prozessorarchitekturen
-
Bitstream-based attacks against reconfigurable hardware
-
Development of Low Power Readout Electronics for Micro Channel Plate Detectors with Cross Strip Anodes for UV Space Observatories